本書(shū)是在湖南鐵道職業(yè)技術(shù)學(xué)院《數(shù)字電子電路的分析與應(yīng)用》課程多年改革與實(shí)施的基礎(chǔ)上編寫(xiě)的。本書(shū)以理論知識(shí)、驗(yàn)證性實(shí)驗(yàn)、項(xiàng)目制作為主線,突出對(duì)學(xué)生數(shù)字電子電路分析與應(yīng)用能力的培養(yǎng),同時(shí)方便組織教學(xué)實(shí)施。主要內(nèi)容有:邏輯代數(shù)基礎(chǔ)、門(mén)電路及其應(yīng)用、組合邏輯電路及其應(yīng)用、觸發(fā)器及其應(yīng)用、集成555定時(shí)器及其應(yīng)用、時(shí)序邏輯電路及其應(yīng)用及模/數(shù)、數(shù)/模轉(zhuǎn)換器及其應(yīng)用。
第一章邏輯代數(shù)基礎(chǔ)
1.1數(shù)字電子電路的基本知識(shí)
1.1.1數(shù)字信號(hào)和模擬信號(hào)
1.1.2數(shù)字電路的基本概念
1.1.3數(shù)制和碼制
1.1.4算術(shù)運(yùn)算和邏輯運(yùn)算
1.2邏輯代數(shù)中的三種基本運(yùn)算
1.3邏輯代數(shù)法則
1.3.1邏輯代數(shù)的基本規(guī)則和定律
1.3.2邏輯代數(shù)的基本定理
1.4邏輯函數(shù)及表示方法
1.4.1邏輯函數(shù)的定義
1.4.2邏輯函數(shù)的表示方法
1.4.3邏輯函數(shù)表示方法之間的互換
1.5邏輯函數(shù)的公式法化簡(jiǎn)
1.5.1邏輯函數(shù)的最簡(jiǎn)表達(dá)式
1.5.2常用的公式法化簡(jiǎn)舉例
1.6邏輯函數(shù)的卡諾圖化簡(jiǎn)
1.6.1邏輯函數(shù)的卡諾圖表示法
1.6.2用卡諾圖化簡(jiǎn)邏輯函數(shù)
1.6.3具有無(wú)關(guān)項(xiàng)的邏輯函數(shù)及其化簡(jiǎn)
本章小結(jié)
習(xí)題
第二章門(mén)電路及其應(yīng)用
2.1邏輯門(mén)電路概述
2.2半導(dǎo)體元器件的開(kāi)關(guān)特性
2.2.1二極管的開(kāi)關(guān)特性
2.2.2晶體管的開(kāi)關(guān)特性
2.2.3MOS管的開(kāi)關(guān)特性
2.3分立元件邏輯門(mén)電路
2.3.1三種最簡(jiǎn)單的與、或、非門(mén)電路
2.3.2五種常用的復(fù)合邏輯及其門(mén)電路
2.4集成邏輯門(mén)電路
2.4.1常用的TTL與CMOS集成邏輯門(mén)電路芯片
2.4.2TTL與CMOS集成邏輯門(mén)使用注意事項(xiàng)
2.4.3不同類(lèi)型門(mén)電路的接口問(wèn)題
2.4.4TTL與CMOS集成電路性能比較
2.4.5門(mén)電路應(yīng)用舉例
2.5實(shí)驗(yàn)一:集成門(mén)電路功能的測(cè)試與轉(zhuǎn)換
2.5.1實(shí)驗(yàn)?zāi)康?br />2.5.2實(shí)驗(yàn)箱技術(shù)與知識(shí)
2.5.3實(shí)驗(yàn)儀器和芯片
2.5.4實(shí)驗(yàn)內(nèi)容及步驟
2.5.5實(shí)驗(yàn)總結(jié)
2.6項(xiàng)目一:聲光控制開(kāi)關(guān)電路的制作與調(diào)試
2.6.1項(xiàng)目概述
2.6.2聲光控制開(kāi)關(guān)電路的工作原理
2.6.3聲光控制開(kāi)關(guān)電路的調(diào)試
本章小結(jié)
習(xí)題
第三章組合邏輯電路及其應(yīng)用
3.1組合邏輯電路概述
3.1.1組合邏輯電路的特點(diǎn)
3.1.2組合邏輯電路的功能描述
3.2組合邏輯電路的分析
3.2.1組合邏輯電路的分析方法
3.2.2組合邏輯電路的分析舉例
3.3組合邏輯電路的設(shè)計(jì)
3.3.1組合邏輯電路的設(shè)計(jì)方法
3.3.1組合邏輯電路的設(shè)計(jì)舉例
3.4常用的組合邏輯電路
3.4.1編碼器和譯碼器
3.4.2半加器和全加器
3.4.3數(shù)據(jù)分配器和數(shù)據(jù)選擇器
3.5實(shí)驗(yàn)二:組合邏輯電路的設(shè)計(jì)與測(cè)試
3.5.1實(shí)驗(yàn)?zāi)康?br />3.5.2實(shí)驗(yàn)設(shè)備與器件
3.5.3實(shí)驗(yàn)內(nèi)容與步驟
3.6實(shí)驗(yàn)三:集成編碼器、譯碼器的邏輯功能測(cè)試及應(yīng)用
3.6.1實(shí)驗(yàn)?zāi)康?br />3.6.2實(shí)驗(yàn)設(shè)備與器件
3.6.3實(shí)驗(yàn)內(nèi)容與步驟
3.7項(xiàng)目二:邏輯筆的設(shè)計(jì)與制作調(diào)試
3.7.1項(xiàng)目描述
3.7.2項(xiàng)目電路原理分析與顯示部分設(shè)計(jì)
3.7.3項(xiàng)目電路測(cè)試
本章小結(jié)
習(xí)題三
第四章觸發(fā)器及其應(yīng)用
4.1觸發(fā)器概述
4.2觸發(fā)器的基本形式(電平觸發(fā)型的觸發(fā)器)
4.2.1基本RS觸發(fā)器
4.2.2同步RS觸發(fā)器
4.2.3D觸發(fā)器
4.2.4JK觸發(fā)器
4.2.5T觸發(fā)器
4.2.6Tˊ觸發(fā)器
4.2.7基本觸發(fā)器的特點(diǎn)
4.3邊沿觸發(fā)型的觸發(fā)器
4.3.1邊沿JK觸發(fā)器
4.3.2.常見(jiàn)的集成邊沿觸發(fā)器
4.4主從觸發(fā)器
4.4.1主從RS觸發(fā)器
4.4.2主從JK觸發(fā)器
4.5觸發(fā)器邏輯功能的轉(zhuǎn)換
4.6實(shí)驗(yàn)四:觸發(fā)器邏輯功能的測(cè)試與轉(zhuǎn)換
4.6.1實(shí)驗(yàn)?zāi)康?br />4.6.2實(shí)驗(yàn)設(shè)備與器件
2.5.3實(shí)驗(yàn)儀器和芯片
4.6.4實(shí)驗(yàn)內(nèi)容及步驟
4.7觸發(fā)器的應(yīng)用
4.8項(xiàng)目三:四路搶答器的制作與調(diào)試
4.8.1項(xiàng)目概述
4.8.2四路搶答器電路的工作原理
4.8.3四路搶答器電路的調(diào)試
本章小結(jié)
習(xí)題
第五章集成555定時(shí)器及其應(yīng)用
5.1集成555定時(shí)器概述
5.1.1555定時(shí)器的電路結(jié)構(gòu)和工作原理
5.1.2555定時(shí)器的邏輯功能
5.2施密特觸發(fā)器
5.2.1施密特觸發(fā)器的電路結(jié)構(gòu)
5.2.2施密特觸發(fā)器的工作原理
5.2.3施密特觸發(fā)器的應(yīng)用
5.3單穩(wěn)態(tài)觸發(fā)器
5.2.1單穩(wěn)態(tài)觸發(fā)器的電路結(jié)構(gòu)
5.2.2單穩(wěn)態(tài)觸發(fā)器的工作原理
5.2.3單穩(wěn)態(tài)觸發(fā)器的應(yīng)用
5.4多諧振蕩器
5.2.1多諧振蕩器的電路結(jié)構(gòu)
5.2.2多諧振蕩器的工作原理
5.2.3多諧振蕩器的應(yīng)用
5.2.4石英晶體振蕩器
5.5實(shí)驗(yàn)五:555定時(shí)器應(yīng)用電路的測(cè)試
5.5.1實(shí)驗(yàn)?zāi)康?br />5.5.2實(shí)驗(yàn)技術(shù)與知識(shí)
5.5.3實(shí)驗(yàn)儀器與芯片
5.5.4實(shí)驗(yàn)內(nèi)容及步驟
5.5.4實(shí)驗(yàn)總結(jié)
5.6項(xiàng)目四:雙路報(bào)警器的制作與調(diào)試
5.6.1項(xiàng)目概述
5.6.2雙路報(bào)警器電路的工作原理
5.6.3雙路報(bào)警器電路的調(diào)試
本章小結(jié)
習(xí)題
第六章時(shí)序邏輯電路及其應(yīng)用
6.1時(shí)序邏輯電路概述
6.2時(shí)序邏輯電路的分析
6.2.1時(shí)序邏輯電路的分析方法
6.2.2時(shí)序邏輯電路分析舉例
6.3時(shí)序邏輯電路的設(shè)計(jì)
6.2.1時(shí)序邏輯電路的設(shè)計(jì)步驟
6.2.2時(shí)序邏輯電路分析舉例
6.4計(jì)數(shù)器
6.4.1計(jì)數(shù)器的分類(lèi)
6.4.2二進(jìn)制計(jì)數(shù)器
6.4.3十進(jìn)制計(jì)數(shù)器
6.5集成計(jì)數(shù)器及其應(yīng)用
6.5.1集成十進(jìn)制同步雙計(jì)數(shù)器CD
6.5.2集成十進(jìn)制異步計(jì)數(shù)器74LS
6.5.34位二進(jìn)制同步集成加法計(jì)數(shù)器74LS161/
6.5.44位集成二進(jìn)制同步可逆計(jì)數(shù)器
6.5.5集成十進(jìn)制加減計(jì)數(shù)/譯碼/鎖存/驅(qū)動(dòng)器CC
6.5.6利用集成計(jì)數(shù)器構(gòu)成N進(jìn)制計(jì)數(shù)器
6.6實(shí)驗(yàn)六;計(jì)數(shù)器的測(cè)試與應(yīng)用
6.6.1實(shí)驗(yàn)?zāi)康?br />6.6.2實(shí)驗(yàn)技術(shù)與設(shè)備
6.2.3實(shí)驗(yàn)儀器與芯片
6.2.4實(shí)驗(yàn)內(nèi)容和步驟
6.6.5實(shí)驗(yàn)總結(jié)
6.7寄存器與存儲(chǔ)器
6.7.1寄存器
6.7.2存儲(chǔ)器
6.8項(xiàng)目五:測(cè)頻儀的制作與調(diào)試
6.8.1項(xiàng)目概述
6.8.2測(cè)頻儀電路的工作原理
6.8.3測(cè)頻儀電路的調(diào)試
本章小結(jié)
習(xí)題
第七章模/數(shù)、數(shù)/模轉(zhuǎn)換器及其應(yīng)用
7.1模/數(shù)、數(shù)/模轉(zhuǎn)換器的概述
7.2A/D轉(zhuǎn)換基本原理
7.3A/D轉(zhuǎn)換器的原理與主要性能指標(biāo)
7.3.1A/D轉(zhuǎn)換器的原理
7.3.2A/D轉(zhuǎn)換器的主要性能指標(biāo)
7.4D/A轉(zhuǎn)換器原理和主要性能指標(biāo)
7.4.1D/A轉(zhuǎn)換器的原理
7.4.2D/A轉(zhuǎn)換器的主要性能指標(biāo)
7.5集成A/D、D/A轉(zhuǎn)換器芯片介紹及其應(yīng)用
7.5.1集成A/D轉(zhuǎn)換器芯片介紹及其應(yīng)用
7.5.2集成D/A轉(zhuǎn)換器芯片介紹及其應(yīng)用
7.6實(shí)驗(yàn)七、ADC0804CN芯片的應(yīng)用實(shí)驗(yàn)
7.6.1實(shí)驗(yàn)?zāi)康?br />7.6.2實(shí)驗(yàn)設(shè)備與器件
7.6.3實(shí)驗(yàn)內(nèi)容與步驟
7.6.4試驗(yàn)總結(jié)
7.7項(xiàng)目六:數(shù)顯溫度測(cè)試儀電路的制作與調(diào)試
7.7.1項(xiàng)目描述
7.7.2項(xiàng)目電路及原理分析
7.7.3項(xiàng)目制作與調(diào)試
7.7.4項(xiàng)目總結(jié)
本章小結(jié)
習(xí)題
……
附錄Multisim軟件介紹及應(yīng)用實(shí)例
參考文獻(xiàn)