《數(shù)字邏輯及數(shù)字集成電路(第2版)》系統(tǒng)地闡述數(shù)制和碼制、邏輯代數(shù)及邏輯函數(shù)化簡、基本邏輯電路及觸發(fā)器、各種集成化組合邏輯電路的設(shè)計與應(yīng)用、同步時序電路及異步時序電路的設(shè)計與分析、集成化時序電路、邏輯電路的參數(shù)、可編程邏輯電路等內(nèi)容。
本書可作為高等學(xué)校計算機專業(yè)“數(shù)字邏輯”課程的教材,亦可供從事計算機、自動化及電子學(xué)方面生產(chǎn)、科研人員及有關(guān)人員參考,本書還是學(xué)習(xí)“邏輯電路”課的參考書。
把數(shù)字邏輯設(shè)計的講授和數(shù)字集成電路原理與結(jié)構(gòu)的分析緊密結(jié)合。用較多篇幅介紹各類數(shù)字集成電路的應(yīng)用。重視數(shù)字集成電路使用中各種動態(tài)物理限制(如傳輸延時、各輸入的動態(tài)配合要求等)的介紹與分析。
第1章 數(shù)制和編碼
1.1 數(shù)制
1.2 編碼
習(xí)題
第2章 邏輯代數(shù)及邏輯函數(shù)的化簡
2.1 邏輯代數(shù)的基本原理
2.2 邏輯函數(shù)的化簡
習(xí)題
第3章 集成門電路與觸發(fā)器
3.1 集成邏輯電路的分類
3.2 正邏輯和負(fù)邏輯的概念
3.3 TTL門電路
3.4 觸發(fā)器
3.5 觸發(fā)器的開關(guān)特性及時鐘偏移
3.6 TTL系列
習(xí)題
第4章 組合邏輯電路
4.1 譯碼器
4.2 數(shù)據(jù)選擇器
4.3 編碼器
4.4 數(shù)字比較器
4.5 算術(shù)邏輯運算單元
4.6 奇偶檢測電路
4.7 組合邏輯電路中的競爭和險象
4.8 集成化組合邏輯電路的開關(guān)參數(shù)
4.9 組合邏輯電路的測試
習(xí)題
第5章 同步時序電路
5.1 同步時序電路的結(jié)構(gòu)
5.2 激勵表、狀態(tài)表及狀態(tài)圖
5.3 同步時序電路的分析
5.4 同步時序電路的設(shè)計
5.5 集成化的同步時序電路
5.6 同步時序電路的測試
習(xí)題
第6章 異步時序電路
6.1 脈沖異步電路
6.2 電位異步電路
6.3 異步時序電路的競爭與冒險現(xiàn)象
習(xí)題
第7章 可編程邏輯電路
7.1 只讀存儲器
7.2 可編程序邏輯陣列
7.3 可編程序陣列邏輯
7.4 通用陣列邏輯
7.5 可編程門陣列
習(xí)題
參考文獻(xiàn)