(教材)數(shù)字電子技術(shù)(第二版)
定 價:29 元
叢書名:全國高職高專電子信息類專業(yè)規(guī)劃教材
《數(shù)字電子技術(shù)(第二版)》是在第一版的基礎(chǔ)上改版而成的,全書共分為9章,分別為數(shù)字電路基礎(chǔ)、邏輯門電路、組合邏輯電路、集成觸發(fā)器、時序邏輯電路、脈沖的產(chǎn)生與整形、數(shù)/模和模/數(shù)轉(zhuǎn)換器、半導(dǎo)體存儲器、可編程邏輯器件。 本書不僅適合作為高職高專電子、自動化、通信、計算機(jī)、汽車電子和機(jī)電一體化等類專業(yè)的專業(yè)基礎(chǔ)教學(xué)用書,而且適用于職工大學(xué)、業(yè)余大學(xué)的同類專業(yè),也可以供有關(guān)技術(shù)人員自學(xué)與參考。
第1章 數(shù)字電路基礎(chǔ)1.1 數(shù)的進(jìn)制及其轉(zhuǎn)換1.1.1 進(jìn)位計數(shù)制1.1.2 不同進(jìn)制之間的轉(zhuǎn)換1.2 機(jī)器碼1.2.1 原碼1.2.2 反碼1.2.3 補(bǔ)碼1.3 邏輯代數(shù)1.3.1 邏輯變量及基本運(yùn)算1.3.2 邏輯代數(shù)的基本定律和規(guī)則1.3.3 邏輯函數(shù)的代數(shù)化簡法1.3.4 邏輯函數(shù)的卡諾圖化簡本章小結(jié)思考題與練習(xí)題1第2章 邏輯門電路2.1 二極管、晶體管開關(guān)特性2.1.1 二極管開關(guān)特性2.1.2 晶體管的開關(guān)特性2.2 基本的與、或、非門電路2.3 TTL邏輯門電路2.3.1 TTL與非門的工作原理2.3.2 TTL與非門的主要參數(shù)2.3.4 TTL的其他類型門電路2.3.4 TTL與非門的改進(jìn)電路2.3.5 其他雙極型集成電路介紹2.4 CMOS集成門電路2.4.1 CMOS反相器2.4.2 CMOS與非門2.4.3 CMOS或非門2.5 CMOS集成門電路2.5.1 CMOS與TTL電路性能比較2.5.2 TTL與CMOS接口電路2.6 正負(fù)邏輯問題2.6.1 門電路使用中應(yīng)注意的事項本章小結(jié)思考題與練習(xí)題2第3章 組合邏輯電路3.1 概述3.2 組合邏輯電路的分析與設(shè)計3.2.1 組合邏輯電路的分析3.2.2 組合邏輯電路的設(shè)計3.3 常用中規(guī)模集成組合邏輯電路3.3.1 集成編碼器3.3.2 集成譯碼器3.3.3 數(shù)據(jù)選擇器和分配器3.3.4 比較器3.3.5 集成加法器本章小結(jié)思考題與練習(xí)題3第4章 集成觸發(fā)器4.1 概述4.2 觸發(fā)器的基本形式4.2.1 基本RS觸發(fā)器4.2.2 同步RS觸發(fā)器4.3 集成觸發(fā)器4.3.1 主從RS觸發(fā)器4.3.2 主從JK觸發(fā)器4.3.3 邊沿D觸發(fā)器4.4 觸發(fā)器的邏輯功能描述方法4.4.1 RS觸發(fā)器4.4.2 JK觸發(fā)器4.4.3 D觸發(fā)器4.4.4 T觸發(fā)器4.4.5 T'觸發(fā)器4.5 CMOS觸發(fā)器4.5.1 CMOS主從D觸發(fā)器4.5.2 CMOS主從JK觸發(fā)器4.6 觸發(fā)器之間的邏輯轉(zhuǎn)換4.6.1 JK觸發(fā)器轉(zhuǎn)換成D觸發(fā)器4.6.2 JK觸發(fā)器轉(zhuǎn)換成T觸發(fā)器4.6.3 D觸發(fā)器、JK觸發(fā)器轉(zhuǎn)換成T'觸發(fā)器本章小結(jié)思考題與練習(xí)題4第5章 時序邏輯電路5.1 概述5.2 時序邏輯電路的分析5.2.1 同步時序電路的分析5.2.2 異步時序電路的分析5.3 寄存器5.3.1 數(shù)碼寄存器5.3.2 移位寄存器5.3.3 集成寄存器5.4 計數(shù)器5.4.1 計數(shù)器的分類5.4.2 同步計數(shù)器5.4.3 異步計數(shù)器5.4.4 集成計數(shù)器及用集成計數(shù)器組成N進(jìn)制計數(shù)器5.4.5 移位計數(shù)器5.5 節(jié)拍脈沖發(fā)生器5.5.1 計數(shù)型節(jié)拍脈沖發(fā)生器5.5.2 移位型節(jié)拍脈沖發(fā)生器※5.6 時序邏輯電路的設(shè)計5.6.1 同步時序電路的設(shè)計5.6.2 異步時序電路的設(shè)計本章小結(jié)思考題與練習(xí)題5第6章 脈沖的產(chǎn)生與整形6.1 施密特觸發(fā)器6.1.1 由門電路組成的施密特觸發(fā)器6.1.2 集成施密特觸發(fā)器6.1.3 施密特觸發(fā)器的應(yīng)用6.2 單穩(wěn)態(tài)觸發(fā)器6.2.1 微分型單穩(wěn)態(tài)觸發(fā)器6.2.2 積分型單穩(wěn)態(tài)觸發(fā)器6.2.3 集成單穩(wěn)態(tài)觸發(fā)器6.2.4 單穩(wěn)態(tài)觸發(fā)器的應(yīng)用6.3 多諧振蕩器6.3.1 環(huán)形多諧振蕩器6.3.2 由CMOS門組成的多諧振蕩器6.3.3 石英晶體多諧振蕩器6.4 555定時器及應(yīng)用6.4.1 555定時器電路的結(jié)構(gòu)與功能6.4.2 555定時器電路的應(yīng)用本章小結(jié)思考題與練習(xí)題6第7章 數(shù)/模和模/數(shù)轉(zhuǎn)換器7.1 概述7.2 數(shù)/模轉(zhuǎn)換器(DAC)7.2.1 T型電阻網(wǎng)絡(luò)D/A轉(zhuǎn)換器7.2.2 倒T型電阻網(wǎng)絡(luò)D/A轉(zhuǎn)換器7.2.3 集成D/A轉(zhuǎn)換器及其主要技術(shù)參數(shù)7.3 模/數(shù)轉(zhuǎn)換器(ADC)7.3.1 A/D轉(zhuǎn)換器的基本原理7.3.2 逐次逼近型A/D轉(zhuǎn)換器7.3.3 雙積分型A/D轉(zhuǎn)換器7.3.4 集成A/D轉(zhuǎn)換器及其主要技術(shù)參數(shù)本章小結(jié)思考題與習(xí)題第8章 半導(dǎo)體存儲器8.1 概述8.2 只讀存儲器8.2.1 固定只讀存儲器(ROM)8.2.2 可編程只讀存儲器(PROM)8.2.3 可擦出只讀存儲器(EPROM與E2PROM)8.3 隨機(jī)存儲器(RAM)8.3.1 RAM存儲單元與工作原理8.3.3 RAM的工作原理8.3.2 RAM的擴(kuò)展8.4 ROM應(yīng)用8.4.1 構(gòu)成組合數(shù)字電路8.4.2 構(gòu)成序列脈沖發(fā)生電路本章小結(jié)思考題與練習(xí)題8第9章 可編程邏輯器件9.1 概述9.2 可編程陣列邏輯(PAL)9.2.1 PAL的基本電路結(jié)構(gòu)9.2.2 PAL的集中輸出電路結(jié)構(gòu)9.2.3 PAL的應(yīng)用9.3 通用陣列邏輯(GAL)9.3.1 GAL的電路結(jié)構(gòu)9.3.2 輸出邏輯宏單元(OLMC)9.3.3 GAL的輸入和輸出特性9.4 現(xiàn)場可編程門陣列9.4.1 現(xiàn)場可編程門陣列(CPLD)9.4.2 現(xiàn)場可編程門陣列(FPGA)9.5 VHDL語言9.5.1 QuartusII 軟件安裝9.5.2 QuartusII 軟件的應(yīng)用舉例本章小結(jié)思考題與練習(xí)題9附錄A 半導(dǎo)體集成電路型號命名方法(國家標(biāo)準(zhǔn)GB3430—1982)附錄B 常用邏輯電路圖形符號對照表附錄C 數(shù)字電子電路讀圖參考文獻(xiàn)