21世紀高等學校規(guī)劃教材 數(shù)字電子技術基礎
定 價:30 元
- 作者:張星慧,齊明 主編
- 出版時間:2010/11/1
- ISBN:9787512308381
- 出 版 社:中國電力出版社
- 中圖法分類:TN79
- 頁碼:291
- 紙張:膠版紙
- 版次:1
- 開本:16開
本書是根據(jù)教育部最新制定的高等院校電子技術課程教學基本要求,結(jié)合編者多年的教學實踐,為進一步提高學生的綜合素質(zhì)與自主創(chuàng)新能力編寫而成。本書語言精練,知識全面,深入淺出,通俗易懂。在保證理論知識夠用的同時,注重理論聯(lián)系實際,培養(yǎng)學生的各方面能力。
全書共分7章,分別是邏輯代數(shù)基礎、邏輯門電路、組合邏輯電路分析與設計、觸發(fā)器、時序邏輯電路分析與設計、脈沖信號的產(chǎn)生與整形電路、D/A和A/D轉(zhuǎn)換電路。每章均編有經(jīng)典例題和習題,章后配有相應的實驗題目。教材最后附有習題答案。本教材總學時為54~64(不含實驗)。
本書可作為高等院校應用型本科計算機、電子、通信、機電等專業(yè)的教材(高職院?蓮闹羞x取部分內(nèi)容講解),也可作為自學考試和從事電子技術工程人員的自學用書。
第1章 邏輯代數(shù)基礎
1.1 數(shù)字電路概述
1.2 數(shù)制
1.3 碼制和常用代碼
1.4 邏輯代數(shù)
1.5 邏輯函數(shù)的表示方法及其相互轉(zhuǎn)換
1.6 邏輯代數(shù)的基本公式、定律和規(guī)則
1.7 邏輯函數(shù)的化簡
本章小結(jié)
習題1
本章實驗 集成邏輯門電路的功能檢測
第2章 邏輯門電路
2.1 半導體器件的開關特性
2.2 分立元件門電路 前言
第1章 邏輯代數(shù)基礎
1.1 數(shù)字電路概述
1.2 數(shù)制
1.3 碼制和常用代碼
1.4 邏輯代數(shù)
1.5 邏輯函數(shù)的表示方法及其相互轉(zhuǎn)換
1.6 邏輯代數(shù)的基本公式、定律和規(guī)則
1.7 邏輯函數(shù)的化簡
本章小結(jié)
習題1
本章實驗 集成邏輯門電路的功能檢測
第2章 邏輯門電路
2.1 半導體器件的開關特性
2.2 分立元件門電路
2.3 集成TTL門電路
2.4 集成MOS門電路
本章小結(jié)
習題2
本章實驗 集成邏輯門參數(shù)測試
第3章 組合邏輯電路分析與設計
3.1 組合邏輯電路的特點及分析設計方法
3.2 常用組合邏輯電路介紹
3.3 組合電路中的競爭冒險
本章小結(jié)
習題3
本章實驗 組合邏輯電路的功能檢測及設計實驗
第4章 觸發(fā)器
4.1 觸發(fā)器概述
4.2 基本RS觸發(fā)器
4.3 同步觸發(fā)器
4.4 主從觸發(fā)器
4.5 邊沿觸發(fā)器
4.6 不同類型時鐘觸發(fā)器間的轉(zhuǎn)換
4.7 集成觸發(fā)器應用電路舉例
本章小結(jié)
習題4
本章實驗一 觸發(fā)器基本參數(shù)和邏輯功能的檢測
本章實驗二 觸發(fā)器的應用實驗
第5章 時序邏輯電路分析與設計
5.1 時序邏輯電路概述
5.2 計數(shù)器
5.3 寄存器
5.4 順序脈沖發(fā)生器
5.5 序列信號發(fā)生器
5.6 時序邏輯電路的設計
本章小結(jié)
習題5
本章實驗 時序邏輯電路的設計
第6章 脈沖信號的產(chǎn)生與整形電路
6.1 概述
6.2 555定時器
6.3 單穩(wěn)態(tài)觸發(fā)器
6.4 多諧振蕩器
6.5 施密特觸發(fā)器
6.6 555定時器的典型應用
本章小結(jié)
習題6
本章實驗一 555定時器及其應用電路的設計與檢測
本章實驗二 施密特觸發(fā)器的應用實驗
本章實驗三 多諧振蕩器和單穩(wěn)態(tài)電路的設計及調(diào)試實驗
第7章 D/A和A/D轉(zhuǎn)換電路
7.1 D/A轉(zhuǎn)換器
7.2 A/D轉(zhuǎn)換器
本章小結(jié)
習題7
本章實驗一 D/A、A/D轉(zhuǎn)換器的測試
本章實驗二 D/A轉(zhuǎn)換器應用實驗
附錄A 習題參考答案
參考文獻
前言
第1章 邏輯代數(shù)基礎
1.1 數(shù)字電路概述
1.2 數(shù)制
1.3 碼制和常用代碼
1.4 邏輯代數(shù)
1.5 邏輯函數(shù)的表示方法及其相互轉(zhuǎn)換
1.6 邏輯代數(shù)的基本公式、定律和規(guī)則
1.7 邏輯函數(shù)的化簡
本章小結(jié)
習題1
本章實驗 集成邏輯門電路的功能檢測
第2章 邏輯門電路
2.1 半導體器件的開關特性
2.2 分立元件門電路 前言
第1章 邏輯代數(shù)基礎
1.1 數(shù)字電路概述
1.2 數(shù)制
1.3 碼制和常用代碼
1.4 邏輯代數(shù)
1.5 邏輯函數(shù)的表示方法及其相互轉(zhuǎn)換
1.6 邏輯代數(shù)的基本公式、定律和規(guī)則
1.7 邏輯函數(shù)的化簡
本章小結(jié)
習題1
本章實驗 集成邏輯門電路的功能檢測
第2章 邏輯門電路
2.1 半導體器件的開關特性
2.2 分立元件門電路
2.3 集成TTL門電路
2.4 集成MOS門電路
本章小結(jié)
習題2
本章實驗 集成邏輯門參數(shù)測試
第3章 組合邏輯電路分析與設計
3.1 組合邏輯電路的特點及分析設計方法
3.2 常用組合邏輯電路介紹
3.3 組合電路中的競爭冒險
本章小結(jié)
習題3
本章實驗 組合邏輯電路的功能檢測及設計實驗
第4章 觸發(fā)器
4.1 觸發(fā)器概述
4.2 基本RS觸發(fā)器
4.3 同步觸發(fā)器
4.4 主從觸發(fā)器
4.5 邊沿觸發(fā)器
4.6 不同類型時鐘觸發(fā)器間的轉(zhuǎn)換
4.7 集成觸發(fā)器應用電路舉例
本章小結(jié)
習題4
本章實驗一 觸發(fā)器基本參數(shù)和邏輯功能的檢測
本章實驗二 觸發(fā)器的應用實驗
第5章 時序邏輯電路分析與設計
5.1 時序邏輯電路概述
5.2 計數(shù)器
5.3 寄存器
5.4 順序脈沖發(fā)生器
5.5 序列信號發(fā)生器
5.6 時序邏輯電路的設計
本章小結(jié)
習題5
本章實驗 時序邏輯電路的設計
第6章 脈沖信號的產(chǎn)生與整形電路
6.1 概述
6.2 555定時器
6.3 單穩(wěn)態(tài)觸發(fā)器
6.4 多諧振蕩器
6.5 施密特觸發(fā)器
6.6 555定時器的典型應用
本章小結(jié)
習題6
本章實驗一 555定時器及其應用電路的設計與檢測
本章實驗二 施密特觸發(fā)器的應用實驗
本章實驗三 多諧振蕩器和單穩(wěn)態(tài)電路的設計及調(diào)試實驗
第7章 D/A和A/D轉(zhuǎn)換電路
7.1 D/A轉(zhuǎn)換器
7.2 A/D轉(zhuǎn)換器
本章小結(jié)
習題7
本章實驗一 D/A、A/D轉(zhuǎn)換器的測試
本章實驗二 D/A轉(zhuǎn)換器應用實驗
附錄A 習題參考答案
參考文獻