共分十章,主要包括邏輯代數(shù)基礎(chǔ)、集成邏輯門、組合邏輯電路、集成觸發(fā)器、時(shí)序邏輯電路、脈沖波形的產(chǎn)生與整形、數(shù)模和模數(shù)轉(zhuǎn)換器、可編程邏輯器件。本書在編寫過程中,力求簡明扼要、通俗易懂,書中每章給出了大量的例題、習(xí)題。本書在內(nèi)容的選取及編寫上,突出重點(diǎn),講清數(shù)字電路的基本概念、基本知識和基本方法,特別是邏輯代數(shù)基礎(chǔ)、集成門電路、組合邏輯電路、集成觸發(fā)器和時(shí)序邏輯電路等是本課程的重點(diǎn);突出集成電路。
章 緒論
1.1 概述
1.1.1 數(shù)字信號和數(shù)字電路
1.1.2 數(shù)字電路的優(yōu)點(diǎn)和分類
1.2 數(shù)制和碼制
1.2.1 數(shù)制
1.2.2 不同數(shù)制間的轉(zhuǎn)換
1.2.3 二進(jìn)制代碼
練習(xí)題
第2章 邏輯代數(shù)基礎(chǔ)
2.1 概述
2.2 邏輯代數(shù)中的常用運(yùn)算
2.2.1 基本邏輯運(yùn)算
2.2.2 復(fù)合邏輯運(yùn)算
2.3 邏輯代數(shù)中的基本定律和常用公式
2.3.1 邏輯代數(shù)中的基本定律
2.3.2 邏輯代數(shù)中的常用公式
2.3.3 邏輯代數(shù)中的三個(gè)基本規(guī)則
2.4 邏輯函數(shù)及其表示方法
2.4.1 邏輯函數(shù)的建立
2.4.2 邏輯函數(shù)的表示方法
2.4.3 邏輯函數(shù)的兩種標(biāo)準(zhǔn)形式
2.5 邏輯函數(shù)的公式化簡法
2.5.1 邏輯函數(shù)的最簡表達(dá)式
2.5.2 邏輯函數(shù)的公式化簡法
2.6 邏輯函數(shù)的卡諾圖化簡法
2.6.1 卡諾圖的構(gòu)成
2.6.2 邏輯函數(shù)的卡諾圖表示法
2.6.3 邏輯函數(shù)的卡諾圖化簡法
2.7 邏輯函數(shù)化簡與變換的Multisim10仿真
2.7.1 Multisim10主要功能及特點(diǎn)
2.7.2 Multisim10安裝
2.7.3 Mtlltisim10的基本操作
2.7.4 邏輯函數(shù)化簡與變換的Multisim仿真
練習(xí)題
第3章 集成邏輯門電路
3.1 概述
3.2 基本邏輯門電路
3.2.1 二極管的開關(guān)特性
3.2.2 三極管的開關(guān)特性
3.2.3 MOS管的開關(guān)特性
3.3 TTL集成邏輯門電路
3.3.1 TTL與非門
3.3.2 其他功能的TTL門電路
3.3.3 其他系列的TTL門電路
3.3.4 TTL數(shù)字集成電路的系列
3.3.5 其他雙極型集成邏輯門電路的特點(diǎn)
3.3.6 TTL集成邏輯門電路的使用注意事項(xiàng)
3.4 CMOS集成邏輯門電路
3.4.1 CMOS反相器
3.4.2 其他功能的CMOS門電路
3.4.3 高速CMOS門電路
3.4.4 CM()S數(shù)字集成電路的系列
3.4.5 CMOs數(shù)字集成電路使用注意事項(xiàng)
3.5 TTL電路與CMOS電路的接口
3.5.1 TTL電路驅(qū)動CMOS電路
3.5.2 CMOS門驅(qū)動TTL門
3.5.3 TTL和CMOS門電路帶負(fù)載時(shí)的接口電路
3.6 門電路邏輯功能測試及Mtlltisim10仿真
3.6.1 與非門邏輯功能測試與仿真
3.6.2 用與非門組成其他功能門電路
3.6.3 CMOS反相器功能仿真
練習(xí)題
第4章 組合邏輯電路
4.1 概述
……
第5章 集成觸發(fā)器
第6章 時(shí)序邏輯電路
第7章 脈沖產(chǎn)生與整形
第8章 數(shù)模和模數(shù)轉(zhuǎn)換器
第9章 半導(dǎo)體存儲器
0章 可編程邏輯器件
附錄
參考文獻(xiàn)