普通高等院校計(jì)算機(jī)專業(yè)(本科)實(shí)用教程系列:數(shù)字邏輯實(shí)用教程
定 價(jià):32 元
- 作者:王玉龍 著
- 出版時(shí)間:2012/9/1
- ISBN:9787302051275
- 出 版 社:清華大學(xué)出版社
- 中圖法分類:TP331.2
- 頁(yè)碼:306
- 紙張:膠版紙
- 版次:1
- 開本:16開
《普通高等院校計(jì)算機(jī)專業(yè)(本科)實(shí)用教程系列:數(shù)字邏輯實(shí)用教程》系統(tǒng)介紹了數(shù)字電路邏輯設(shè)計(jì)的基本理論和方法。全書共8章,第1章介紹了數(shù)字電路邏輯設(shè)計(jì)的數(shù)學(xué)工具——邏輯代數(shù),第2~5章介紹了組合邏輯線路和時(shí)序邏輯線路的分析與設(shè)計(jì)方法,第6章介紹了可編程邏輯器件用于數(shù)字設(shè)計(jì)的基本原理和方法,第7章介紹了數(shù)字電路邏輯設(shè)計(jì)的基本實(shí)驗(yàn)方法,第8章提供了本書前六章練習(xí)題的解答。
《普通高等院校計(jì)算機(jī)專業(yè)(本科)實(shí)用教程系列:數(shù)字邏輯實(shí)用教程》是作者在長(zhǎng)期從事數(shù)字邏輯教學(xué)工作的基礎(chǔ)上編寫的,具有易讀、簡(jiǎn)明和實(shí)用等特點(diǎn)。本書取材較新、概念清晰、邏輯性強(qiáng)、語(yǔ)言流暢,適于讀者自學(xué)。
《普通高等院校計(jì)算機(jī)專業(yè)(本科)實(shí)用教程系列:數(shù)字邏輯實(shí)用教程》可作為高等院校計(jì)算機(jī)專業(yè)本科“數(shù)字邏輯”課程的教材。若刪去書中帶*號(hào)的內(nèi)容,本書也可作為計(jì)算機(jī)專業(yè)大專生的“數(shù)字邏輯”(或數(shù)字電路)課程的教材。本書也可供從事計(jì)算機(jī)、自動(dòng)化及電子學(xué)等專業(yè)的科技人員參考。
第1章 邏輯代數(shù)基礎(chǔ)
1.1 邏輯變量及其基本運(yùn)算
1.2 邏輯函數(shù)及其標(biāo)準(zhǔn)形式
1.2.1 邏輯函數(shù)的定義
1.2.2 邏輯函數(shù)的表示法
1.2.3 邏輯函數(shù)的標(biāo)準(zhǔn)形式
1.2.4 邏輯函數(shù)三種表示法的關(guān)系
1.2.5 邏輯函數(shù)的“相等”概念
1.3 邏輯代數(shù)的主要定理及常用公式
1.3.1 邏輯代數(shù)的主要定理
1.3.2 邏輯代數(shù)的常用公式
*1.3.3 定理及常用公式的應(yīng)用舉例
1.4 邏輯函數(shù)的化簡(jiǎn)
1.4.1 邏輯函數(shù)最簡(jiǎn)式的定義
1.4.2 代數(shù)化簡(jiǎn)法
1.4.3 卡諾圖化簡(jiǎn)法
*1.4.4 列表化簡(jiǎn)法(Quine-McCluskey法)
練習(xí)1
第2章 組合線路的分析
2.1 邏輯門電路的外特性
2.1.1 簡(jiǎn)單邏輯門電路
2.1.2 復(fù)合邏輯門電路
2.1.3 門電路的主要外特性參數(shù)
2.2 正邏輯與負(fù)邏輯
2.2.1 正、負(fù)邏輯的基本概念
*2.2.2 正、負(fù)邏輯的變換定理
2.3 組合線路分析方法概述
2.4 全加器
2.5 譯碼器
2.6 數(shù)據(jù)多路選擇器
2.7 奇偶校驗(yàn)器
*2.8 組合線路的冒險(xiǎn)現(xiàn)象
2.8.1 組合險(xiǎn)象的定義
2.8.2 組合險(xiǎn)象的分類
2.8.3 組合險(xiǎn)象的消除方法
練習(xí)2
第3章 組合線路的設(shè)計(jì)
3.1 組合線路的設(shè)計(jì)方法概述
3.2 邏輯問題的描述
3.3 邏輯函數(shù)的變換
3.3.1 邏輯函數(shù)的“與非”門實(shí)現(xiàn)
3.3.2 邏輯函數(shù)的“與或非”門實(shí)現(xiàn)
*3.3.3 邏輯函數(shù)的“或非”門實(shí)現(xiàn)
3.4 組合線路設(shè)計(jì)中的特殊問題
3.4.1 可利用任意項(xiàng)的線路設(shè)計(jì)
*3.4.2 無反變量輸入的線路設(shè)計(jì)
*3.4.3 多輸出函數(shù)的線路設(shè)計(jì)
*3.5 考慮級(jí)數(shù)的線路設(shè)計(jì)
3.5.1 加法器的進(jìn)位鏈
3.5.2 多級(jí)譯碼器
3.6 組合線路設(shè)計(jì)舉例
3.6.1 全加器的設(shè)計(jì)
*3.6.2 8421碼加法器設(shè)計(jì)
3.6.3 八段譯碼器的設(shè)計(jì)
3.7 應(yīng)用MSI功能塊的組合線路設(shè)計(jì)
3.7.1 用數(shù)據(jù)多路選擇器功能塊實(shí)現(xiàn)組合邏輯
3.7.2 用譯碼器功能塊實(shí)現(xiàn)組合邏輯
練習(xí)3
第4章 時(shí)序線路的分析
4.1 時(shí)序線路概述
4.2 觸發(fā)器的外特性
4.2.1 觸發(fā)器的邏輯符號(hào)及外特性
*4.2.2 各類觸發(fā)器的相互演變
4.3 時(shí)序線路的分析方法
4.3.1 同步時(shí)序線路的分析舉例
*4.3.2 異步時(shí)序線路的分析舉例
4.4 計(jì)算機(jī)中常用的時(shí)序線路
*4.4.1 寄存器
4.4.2 計(jì)數(shù)器
4.4.3 節(jié)拍發(fā)生器
練習(xí)4
第5章 時(shí)序線路的設(shè)計(jì)
第6章 可編程邏輯器件
第7章 數(shù)字邏輯實(shí)驗(yàn)指南
第8章 練習(xí)題解
主要參考資料