定 價:28 元
叢書名:高等學校電子與通信類專業(yè)“十一五”規(guī)劃教材
- 作者:王行,熊壽葵,李衍 編著
- 出版時間:2009/4/1
- ISBN:9787560622156
- 出 版 社:西安電子科技大學出版社
- 中圖法分類:TN702
- 頁碼:307
- 紙張:膠版紙
- 版次:2
- 開本:16開
本書通過大量實例系統(tǒng)地介紹了應用EDA技術進行FPGA/CPLD件的數(shù)字電路系統(tǒng)仿真設計的方法和技巧。本書的主要內容包括EDA技術概述、可編程邏輯器件、Quartus Ⅱ 7.2簡介、圖形輸入設計方法、文本輸入設計方法、VHDL入門、常見邏輯單元的VHDL描述、有限狀態(tài)機設計、VHDL設計實例、設計中的常見問題及FPGA/CPLD器件的硬件連接等。
本書內容全面、敘述清晰,既可作為學習EDA技術應用韻基礎教材,也可作為電子類工程技術人員的參考書。
第1章 EDA技術概述
1.1 EDA技術的發(fā)展歷程
1.2 應用EDA技術的設計特點
1.3 EDA工具軟件結構
第2章 可編程邏輯器件
2.1 可編程邏輯器件概述
2.2 Altera公司的可編程邏輯器件
2.2.1 MAX系列器件
2.2.2 FLEX系列器件
2.2.3 Cyclone系列器件
2.2.4 ACEXlK系列器件
2.2.5 StratixTM系列器件
2.2.6 AtriarM GX系列器件
2.2.7 Excalibur TM系列器件
2.3 其他可編程邏輯器件
2.3.1 XⅡinx公司的器件產品
2.3.2 Lattice公司的器件產品
第3章 Quartus Ⅱ 7.2簡介
3.1 Quartus Ⅱ 7.2的設計步驟
3.2 Quartus Ⅱ 7.2的安裝
3.2.1 Quartus Ⅱ 7.2的版本分類
3.2.2 Quartus Ⅱ 7.2的安裝要求
3.2.3 Quartus Ⅱ 7.2的安裝過程
3.2.4 第一次運行Quartus Ⅱ 7.2
3.3 Quartus Ⅱ 7.2的結構和工作環(huán)境
3.3.1 Quartus Ⅱ 7.2的結構
3.3.2 Quartus Ⅱ 7.2的工作環(huán)境
第4章 圖形輸入設計方法
4.1 4位加法器設計實例
4.1.1 4位加法器邏輯設計
4.1.2 半加器模塊設計過程
4.1.3 全加器模塊設計過程
4.1.4 4位加法器的設計過程
4.2 宏功能模塊及其使用
4.2.1 時序電路宏模塊
4.2.2 運算電路宏模塊
4.2.3 2位十進制數(shù)字位移測量儀設計實例
4.3 LPM宏模塊及其使用
4.3.1 參數(shù)化時序單元宏模塊
4.3.2 參數(shù)化運算單元宏模塊
4.3.3 參數(shù)化存儲器宏模塊
4.3.4 其他模塊
4.3.5 參數(shù)化宏模塊的使用方法
第5章 文本輸入設計方法
5.1 文本輸入界面
5.2 用VHDL實現(xiàn)8位加法器設計
第6章 VHDL入門
6.1 VHDL的結構
6.1.1 實體
6.1.2 結構體
6.1.3 VHDL庫
6.1.4 VHDL程序包
6.1.5 配置
6.2 VHDL的詞法元素
6.2.1 分界符
6.2.2 標識符
6.2.3 注釋
6.2.4 字符文字
6.3 VHDL的數(shù)據(jù)對象
6.4 VHDL的數(shù)據(jù)類型
6.4.1 VHDL標準程序包STANDARD中定義的數(shù)據(jù)類型
6.4.2 用戶定義的數(shù)據(jù)類型
6.4.3 IEEE預定義標準邏輯位與矢量
6.4.4 VHDL的類型轉換
6.5 VHDL的操作符
6.5.1 邏輯(LOGICAL)操作符
6.5.2 算術(ARITHMETIC)操作符
……
第7章 常見邏輯單元的VHDL描述
第8章 有限狀態(tài)機設計
第9章 VHDL設計實例
第10章 設計中常見問題
第12章 FPGA/CPLD器件的硬件連接
參考文獻